| |
快速发布采购

苹果彩票网秒速时时彩网上投注

时间:2019-9-6,阅读:68,发布苹果彩票开奖查询:, 资讯类别:会员资讯
公司:
联系人:
曹小姐
手机:
010-51987308
电话:
086-010-51987308
传真:
086-010-51986915
QQ:
1306610685 和我即时交谈
地址:
海淀区远大路20号鹏安世纪大厦E座11C2-2
摘要: 北京显易科技有限公司小曹: 010-51987308 ; QQ:1306610685;苹果彩票开奖查询QQ:800062492 邮箱:bjxianyi-4@163.com 网址: www.ic158.co

MAX 7000A器件采用CMOS EEPROM单元来实现逻辑

功能。用户可配置的最大7000A架构容纳

各种独立的组合和时序逻辑功能。

该装置可被重新编程为快速和有效的迭代

在设计开发和调试的周期,并且可以编程

和擦除高达100倍。

MAX 7000A器件包含从32到512个宏单元,它们被组合

成16个宏单元组,即逻辑阵列模块(LAB ) 。每

宏小区具有可编程和/固定或阵列和一个可配置的

注册独立的可编程时钟,时钟使能,清晰,

预置功能。要建立复杂的逻辑功能,每个宏单元可

补充这两种可共享扩展乘积项和高

高速并行扩展器苹果彩票优选平台方面,提供多达32个乘积项

每个宏单元。

MAX 7000A器件提供可编程的速度/功率优化。

设计速度的关键部分可以在高速/全功率运行,

而其余部分在降低高速/低功耗运行。这

速度/功耗优化功能使设计人员能够配置一个

或多个宏小区到50%或更低的功率进行操作,而只是一个加

标称时序延迟。 MAX 7000A器件还提供一个选项,

降低了输出缓冲器的压摆率,减少噪声的瞬态

在非高速关键信号的切换。所有的输出驱动器

MAX 7000A器件能够为2.5 V或3.3 V设置,所有的输入引脚

2.5 V, 3.3 V , 5.0 -V宽容,让MAX 7000A器件中使用

在混合电压系统。

MAX 7000A器件是由Altera开发系统的支持,

其中集成的软件包,提供原理图,文字,包括

VHDL , Verilog HDL语言,以及Altera硬件描述语言

( AHDL ) - 和波形设计输入,编译和逻辑综合,

仿真和时序分析和器件编程。软件

提供EDIF 2 0 0 3 0 0 , LPM , VHDL , Verilog HDL语言,及其他

从其他额外的设计输入和模拟接口的支持

网上彩票安全平台标准的PC和UNIX工作站为基础的EDA工具。该

软件基于Windows的PC,以及太阳SPARC工作站上运行,并

HP 9000系列700/800工作站。

f

有关开发工具的更多信息,请参阅

MAX + PLUS II

可编程逻辑开发系统&软件数据表

的Quartus可编程逻辑开发系统&软件的数据表


资讯分类
会员资讯